该Virtex-5 OpenSPARC评估板是集成了OpenSparcT1开源微处理器的一个强大系统。Xilinx XUPV5-LX110T开发板是采用Virtex®-5 FPGA的一个多功能通用开发板。这个套件将OpenSPARC芯片多线程的处理能力引进到FPGA设计中。
支持器件类型:
FPGA: Virtex-5 LXT 110T
配置:
板上 JTAG 配置电路通过 USB 实现配置
JTAG 头与 Xilinx 下载电缆一起使用,如平台电缆 USB II
提供 PCIe? 配置的 128MB (1024Mb) Linear BPI FLASH
16MB (128Mb) 四重 SPI 闪存
存储器:
1GB DDR3 SODIMM 800MHz / 1600Mbps
提供 PCIe 配置的 128MB (1024Mb) Linear BPI FLASH
SD 卡槽
8Kb IIC EEPROM
通信与网络:
GigE Ethernet RGMII/GMII,SGMII
SFP 收发器连接器
带有 4 个 SMA 连接器的 GTX 端口(TX 和 RX)
UART 至 USB 的桥接器
PCI Express x8 gen2 边缘连接器(针对 Gen3 布局)
显示:
HDMI 视频输出
2x16 LCD 显示器
8X LED
扩展连接器:
FMC1 – HPC (8 XCVR、 160 个单端或 80 个差分 (34 LA 对、 24 HA 对、 22 HB 对) 用户定义引脚)
FMC2 – HPC (8 XCVR、 116 个单端或 58 个差分 (34 LA 对、 24 HA 对、 对) 用户定义引脚)
Vadj 支持 1.8V
时钟技术:
固定的振荡器,带有差分 200MHz 输出 用作 FPGA “系统”时钟
可编程的振荡器,156.250 MHz 为默认输出 振荡器对以太网应用为默认频率,但对许多终端用户为可编程差分 SMA 时钟输入,差分 SMA GTX 参考时钟输入
抖动减弱时钟用于支持 CPRI/OBSAI 应用,从一个用户提供的 SFP/SFP+模块执行时钟修复
Control & I/O
5个按钮
8X DIP 开关
回转式编码器开关 (3 I/O)
AMS FAN Header (2 I/O)
功耗:
12V 插墙式适配器或 ATX
电压电流测量能力
检错 & 模拟输入:
8 个 GPIO 插头,9 个引脚可移动 LCD
模拟混合信号 (AMS) 端口
AMS 101 评估卡
主要特性
连接至 XADC 头的 模拟评估卡
可评估 XADC 12-位、 17-通道、 1Msps 双 ADC 和模拟混合信号技
引脚和 BNC 微型采集器允许外部模拟输入信号
适用于模拟测试信号的板上16位 D/A 转换器
参考设计允许正弦波或 DC 测试信号
AMS101 评估卡配有免费的 AMS 评估工具,用于分析模拟数据、内部温度和电压测量值,并将数据存储至一个 .csv 文件。
|